处理器设计自动化和可定制risc-v处理器知识产权(ip)的领导者codasip日前宣布,将通过 intelò pathfinder for risc-v*计划专业版提供其 32 位ip核 l31。通过加入该计划,codasip 正在通过使用英特尔的fpga 使其屡获殊荣的嵌入式 risc-v 技术更易于用于原型设计、量产设计或研究目的。
在soc的设计过程中,利用fpga进行架构探索和了解 ip 的不同配置和组合大有裨益,特别是在 soc 开发周期的早期阶段。英特尔此前刚刚宣布了其pathfinder for risc-v计划,提供了一个利用其fpga板卡对接risc-v处理器和外设 ip 的通用环境。
“fpga 是电子行业中进行原型设计和实现量产的重要组成部分,”codasip 首席营销官 rupert baines 表示。“我们欢迎英特尔对该计划的投资,该公司对 risc-v 的明确承诺将使整个 risc-v 生态系统受益。我们很荣幸成为这项倡议的一部分,从而助力我们的客户在开发他们的risc-v soc时可以利用英特尔®的fpga。”
英特尔 risc-v投资基金总经理 vijay krishnan 说道:“risc-v 的快速发展为构建产品和解决方案开辟了新途径。我们正在努力围绕一个共同的愿景去激励risc-v生态系统,以加速其部署进程。为了实现这一目标,我们很高兴看到 codasip 通过intel pathfinder for risc-v赋能其处理器 ip。”
同理,最好在设计周期的早期阶段就开始开发软件。该计划包括一个统一的集成开发环境(ide) 和软件协议栈,该软件协议栈包括软件工具链和常用操作系统,从而为嵌入式软件开发人员提供必需支持。
在合作项目中,英特尔 fpga 板卡和英特尔软件协议栈可以与codasip l31 risc-v ip核的位图文件结合使用。这有利于物联网(iot)和边缘 ai 等应用程序的开发人员。
codasip l31 是一款 32 位嵌入式 risc-v处理器核,该ip核支持 rv32imcb 指令集。该内核拥有3 级流水线和一系列配置选项,包括高速缓存和紧密耦合的存储器。
(转载)
以上是网络信息转载,信息真实性自行斟酌。










